# 图片及字符显示例程

实验平台: 奋斗版STM32开发板MINI、V2、V2.1、V3 实验内容: 本例程演示了在2.4寸TFT屏是显示一副16位色图片,并在图片上透明叠加两个不同显示方向的字符串,该实验学习了2.4寸TFT 16位色显示程序的编制。

### 预先需要掌握的知识

## 1. 2.4寸TFT显示模块。

2. 4寸TFT显示器: (关于2. 4 寸TFT的详细资料请参考光盘奋斗板文档目录下\奋斗板配2. 4寸显示模块文档\下的ILI9325. pdf和QD024CPS25-36AV0规格书. pdf) 2. 4显示模块采用的是基于ILI9325驱动的2. 4寸 TFT显示器 (320X240), 规格如下:

| Item               | Display Panel                        | Remark |
|--------------------|--------------------------------------|--------|
| Display Mode       | Normally White, Transmissive LCD     |        |
| Viewing Direction  | 6 O'CLOCK                            |        |
| Input Signals      | 16/18Bits                            |        |
| Outside Dimensions | 42.72mm(W)*59.46mm(H)*2.85(MAX)mm(T) |        |
| Effective Area     |                                      |        |
| Active Area        | 36.72mm(W)×48.96mm(H)                |        |
| Number of Pixels   | 240×RGB×320Pixels                    | Note1) |
| Pixel Pitch        | 0.153mm(H) × 0.153mm(W)              | Note1) |
| Pixel Arrangement  | RGB Vertical stripes                 | Note1) |
| Drive IC           | ILI9325                              |        |



| ITEM                          | Symbol          | Min. | Тур. | Max. | Unit              | Remark  |
|-------------------------------|-----------------|------|------|------|-------------------|---------|
| Power for Circuit Driving     | VDD             | -0.3 | -    | 3.3  | V                 |         |
| Power for Circuit Logic       | VCI             | -0.3 | •    | 5.0  | V                 |         |
| LC Operating Voltage *1)      | Vop             |      | 3.3  |      | V                 |         |
| LED Forward Voltage           | $V_f$           | 3.0  | -    | 3.6  | V                 | per LED |
| LED Forward Current           | lr              | -    | -    | 20   | mA                | per LED |
| LED Luminance                 | B <sub>P</sub>  | -    | 3000 | -    | cd/m <sup>2</sup> |         |
| Storage Humidity              | H <sub>ST</sub> | 10   | -    | 90   | %RH               |         |
| Storage Temperature           | $T_{ST}$        | -40  | -    | 85   | $^{\circ}$        | At      |
| Operating Ambient Humidity    | H <sub>OP</sub> | 10   | 1    | 90   | %RH               | 25±5℃   |
| Operating Ambient temperature | T <sub>OP</sub> | -20  | -    | 70   | °C                | M 1     |

#### 引脚定义



2.4 TFT显示屏焊接在奋斗显示转接板上,在屏上贴有触摸屏,通过40芯的接口与V3或者MINI连接。40芯接

口定义如下



40芯里包含了16位数据线,读写线,命令/数据控制线,片选线,LCD硬件复位线,背光控制线以及触摸控制线。奋斗板V3和MINI就是通过这个接口来控制显示。 奋斗板MINI和V3都是选用了具有16位PSMC接口STM32F103VET6作为MCU, FSMC接口也可以称为16位并行接口,时序同I8080接口。按照显示屏驱动电路ILI9325的手册,为了达到色彩与显示效率的平衡,奋斗板采用了16位 64K色接口模式。



在这个模式每个像素用5位红色6位绿色5位蓝色总共16位来表示, 根据分辨率,一帧图像占用 320\*240\*2=153600字节。 FSMC总线和TFT数据线的连接关系如下

| STM32 FSMC | ILI9325 | 功能        |
|------------|---------|-----------|
| D15        | DB17    | 数据控制线第15位 |
| D14        | DB16    | 数据控制线第14位 |
| D13        | DB15    | 数据控制线第13位 |
| D12        | DB14    | 数据控制线第12位 |
| D11        | DB13    | 数据控制线第11位 |
| D10        | DB12    | 数据控制线第10位 |
| D9         | DB11    | 数据控制线第9位  |
| D8         | DB10    | 数据控制线第8位  |
| D7         | DB8     | 数据控制线第7位  |
| D6         | DB7     | 数据控制线第6位  |
| D5         | DB6     | 数据控制线第5位  |
| D4         | DB5     | 数据控制线第4位  |
| D3         | DB4     | 数据控制线第3位  |
| D2         | DB3     | 数据控制线第2位  |
| D1         | DB2     | 数据控制线第1位  |
| D0         | DB1     | 数据控制线第0位  |
| A16        | RS      | 指令/数据控制   |
| nWE        | nWR     | 写控制       |
| nOE        | nRD     | 读控制       |
| NE1        | nCS     | LCD片选控制   |
| PE1        | nRESET  | LCD复位控制   |



ILI9325的寄存器列表,根据设置这些寄存器,可以灵活进行显示编程。

| $\overline{}$ |                                 | _   | _  | _       |         |            |          |           |              |              |             |           |             |           |             |             |           |         |         |         |
|---------------|---------------------------------|-----|----|---------|---------|------------|----------|-----------|--------------|--------------|-------------|-----------|-------------|-----------|-------------|-------------|-----------|---------|---------|---------|
| No.           | Registers Name                  | R/W | RS | _       | D15     | D14        | D13      | D12       | D11          | D10          | D9          | D8        | D7          | D6        | D5          | D4          | D3        | D2      | D1      | D0      |
| IR            | Index Register                  | W   | 0  | $\perp$ | -       | -          | -        | -         | -            | -            | -           | -         | ID7         | ID6       | ID5         | ID4         | ID3       | ID2     | ID1     | ID0     |
| 00h           | Driver Code Read                | R   | 1  |         | 1       | 0          | 0        | 1         | 0            | 0            | 1           | 1         | 0           | 0         | 1           | 0           | 0         | 1       | 0       | 1       |
| 01h           | Driver Output Control 1         | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | SM           | 0           | SS        | 0           | 0         | 0           | 0           | 0         | 0       | 0       | 0       |
| 02h           | LCD Driving Control             | W   | 1  | _       | 0       | 0          | 0        | 0         | 0            | 0            | BC0         | EOR       | 0           | 0         | 0           | 0           | 0         | 0       | 0       | 0       |
| 03h           | Entry Mode                      | W   | 1  | _       | TRI     | DFM        | 0        | BGR       | 0            | 0            | HWM         | 0         | ORG         | 0         | I/D1        | I/D0        | AM        | 0       | 0       | 0       |
| 04h           | Resize Control                  | W   | 1  | _       | 0       | 0          | 0        | 0         | 0            | 0            | RCV1        | RCV0      | 0           | 0         | RCH1        | RCH0        | 0         | 0       | RSZ1    | RSZ0    |
| 07h           | Display Control 1               | W   | 1  | 4       | 0       | 0          | PTDE1    | PTDE0     | 0            | 0            | 0           | BASEE     | 0           | 0         | GON         | DTE         | CL        | 0       | D1      | D0      |
| 08h           | Display Control 2               | W   | 1  | 4       | 0       | 0          | 0        | 0         | FP3          | FP2          | FP1         | FP0       | 0           | 0         | 0           | 0           | BP3       | BP2     | BP1     | BP0     |
| 09h           | Display Control 3               | W   | 1  | 4       | 0       | 0          | 0        | 0         | 0            | PTS2         | PTS1        | PTS0      | 0           | 0         | PTG1        | PTG0        | ISC3      | ISC2    | ISC1    | ISCD    |
| 0Ah           | Display Control 4               | W   | 1  | _       | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | 0           | 0         | 0           | 0           | FMARKOE   | FMI2    | FMI1    | FMI0    |
| 0Ch           | RGB Display Interface Control 1 | W   | 1  | $\perp$ | 0       | ENC2       | ENC1     | ENC0      | 0            | 0            | 0           | RM        | 0           | 0         | DM1         | DM0         | 0         | 0       | RIM1    | RIM0    |
| 0Dh           | Frame Maker Position            | W   | 1  | $\perp$ | 0       | 0          | 0        | 0         | 0            | 0            | 0           | FMP8      | FMP7        | FMP6      | FMP5        | FMP4        | FMP3      | FMP2    | FMP1    | FMP0    |
| 0Fh           | RGB Display Interface Control 2 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | 0           | 0         | 0           | VSPL        | HSPL      | 0       | DPL     | EPL     |
| 10h           | Power Control 1                 | W   | 1  |         | 0       | 0          | 0        | SAP       | 0            | BT2          | BT1         | BT0       | APE         | AP2       | AP1         | AP0         | 0         | DSTB    | SLP     | STB     |
| 11h           | Power Control 2                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | DC12         | DC11        | DC10      | 0           | DC02      | DC01        | DC00        | 0         | VC2     | VC1     | VC0     |
| 12h           | Power Control 3                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | VCIRE       | 0         | 0           | PON         | VRH3      | VRH2    | VRH1    | VRH0    |
| 13h           | Power Control 4                 | W   | 1  |         | 0       | 0          | 0        | VDV4      | VDV3         | VDV2         | VDV1        | VDV0      | 0           | 0         | 0           | 0           | 0         | 0       | 0       | 0       |
| 20h           | Horizontal GRAM Address Set     | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | AD7         | AD6       | AD5         | AD4         | AD3       | AD2     | AD1     | AD0     |
| 21h           | Vertical GRAM Address Set       | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | 0            | 0           | AD16      | AD15        | AD14      | AD13        | AD12        | AD11      | AD10    | AD9     | AD8     |
| 22h           | Write Data to GRAM              | w   | 1  |         | RAM wri | te data (V | VD17-0)/ | read data | (RD17-0) bit | ts are trans | sferred via | different | data bus li | nes accon | ding to the | selected in | terfaces. |         |         |         |
| 29h           | Power Control 7                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | 0           | 0         | VCM5        | VCM4        | VCM3      | VCM2    | VCM1    | VCM0    |
| 2Bh           | Frame Rate and Color Control    | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | 0           | 0         | 0           | 0           | FRS[3]    | FRS[2]  | FRS[1]  | FRS[0]  |
| 30h           | Gamma Control 1                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | KP1[2]       | KP1[1]      | KP1[0]    | 0           | 0         | 0           | 0           | 0         | KP0[2]  | KP0[1]  | KP0[0]  |
| 31h           | Gamma Control 2                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | KP3[2]       | KP3[1]      | KP3[0]    | 0           | 0         | 0           | 0           | 0         | KP2[2]  | KP2[1]  | KP2[0]  |
| 32h           | Gamma Control 3                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | KP5[2]       | KP5[1]      | KP5[0]    | 0           | 0         | 0           | 0           | 0         | KP4[2]  | KP4[1]  | KP4[0]  |
| 35h           | Gamma Control 4                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | RP1[2]       | RP1[1]      | RP1[0]    | 0           | 0         | 0           | 0           | 0         | RP0[2]  | RP0[1]  | RP0[0]  |
| 36h           | Gamma Control 5                 | W   | 1  | П       | 0       | 0          | 0        | VRP1[4]   | VRP1[3]      | VRP1[2]      | VRP1[1]     | VRP1[0]   | 0           | 0         | 0           | 0           | VRP0[3]   | VRP0[2] | VRP0[1] | VRP0[0] |
| 37h           | Gamma Control 6                 | W   | 1  |         | 0       | 0          | 0        | 0         | 0            | KN1[2]       | KN1[1]      | KN1[0]    | 0           | 0         | 0           | 0           | 0         | KN0[2]  | KN0[1]  | KN0[0]  |
| 38h           | Gamma Control 7                 | W   | 1  | T       | 0       | 0          | 0        | 0         | 0            | KN3[2]       | KN3[1]      | KN3[0]    | 0           | 0         | 0           | 0           | 0         | KN2[2]  | KN2[1]  | KN2[0]  |
| 39h           | Gamma Control 8                 | W   | 1  | T       | 0       | 0          | 0        | 0         | 0            | KN5[2]       | KN5[1]      | KN5[0]    | 0           | 0         | 0           | 0           | 0         | KN4[2]  | KN4[1]  | KN4[0]  |
| 3Ch           | Gamma Control 9                 | W   | 1  | T       | 0       | 0          | 0        | 0         | 0            | RN1[2]       | RN1[1]      | RN1[0]    | 0           | 0         | 0           | 0           | 0         | RN0[2]  | RN0[1]  | RN0[0]  |
| 3Dh           | Gamma Control 10                | W   | 1  | I       | 0       | 0          | 0        | ∨RN1[4]   | VRN1[3]      | VRN1[2]      | VRN1[1]     | VRN1[0]   | 0           | 0         | 0           | 0           | VRN0[3]   | VRN0[2] | VRN0[1] | VRN0[0] |
| 50h           | Horizontal Address Start        | W   | 1  | Т       | 0       | 0          | 0        | 0         | 0            | 0            | 0           | 0         | HSA7        | HSA6      | HSA5        | HSA4        | HSA3      | HSA2    | HSA1    | HSA0    |

| $\overline{}$ |                                   | _   | _  | _ |              |              |            |            |                | _          |            |            |          | _        |              |              |              |              |              |              |
|---------------|-----------------------------------|-----|----|---|--------------|--------------|------------|------------|----------------|------------|------------|------------|----------|----------|--------------|--------------|--------------|--------------|--------------|--------------|
| No.           | Registers Name                    | R/W | RS | _ | D15          | D14          | D13        | D12        | D11            | D10        | D9         | D8         | D7       | D6       | D5           | D4           | D3           | D2           | D1           | D0           |
|               | Position                          |     |    |   |              |              |            |            |                |            |            |            |          |          |              |              |              |              |              |              |
| 51h           | Horizontal Address End Position   | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | 0          | HEA7     | HEA6     | HEA5         | HEA4         | HEA3         | HEA2         | HEA1         | HEA0         |
| 52h           | Vertical Address Start Position   | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | VSA8       | VSA7     | VSA6     | VSA5         | VSA4         | VSA3         | VSA2         | VSA1         | VSA0         |
| 53h           | Vertical Address End Position     | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | VEA8       | VEA7     | VEA6     | VEA5         | VEA4         | VEA3         | VEA2         | VEA1         | VEA0         |
| 60h           | Driver Output Control 2           | W   | 1  |   | GS           | 0            | NL5        | NL4        | NL3            | NL2        | NL1        | NL0        | 0        | 0        | SCN5         | SCN4         | SCN3         | SCN2         | SCN1         | SCN0         |
| 61h           | Base Image Display Control        | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | 0          | 0        | 0        | 0            | 0            | 0            | NDL          | VLE          | REV          |
| 6Ah           | Vertical Scroll Control           | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | VL8        | VL7      | VL6      | VL5          | VL4          | VL3          | VL2          | VL1          | VL0          |
| 80h           | Partial Image 1 Display Position  | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | PTDP08     | PTDP07   | PTDP06   | PTDP05       | PTDP04       | PTDP03       | PTDP02       | PTDP01       | PTDP00       |
| 81h           | Partial Image 1 Area (Start Line) | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | PTSA08     | PTSA07   | PTSA06   | PTSA05       | PTSA04       | PTSA03       | PTSA02       | PTSA01       | PTSA00       |
| 82h           | Partial Image 1 Area (End Line)   | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | PTEA08     | PTEA07   | PTEA06   | PTEA05       | PTEA04       | PTEA03       | PTEA02       | PTEA01       | PTEA00       |
| 83h           | Partial Image 2 Display Position  | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | PTDP18     | PTDP17   | PTDP16   | PTDP15       | PTDP14       | PTDP13       | PTDP12       | PTDP11       | PTDP10       |
| 84h           | Partial Image 2 Area (Start Line) | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | PTSA18     | PTSA17   | PTSA16   | PTSA15       | PTSA14       | PTSA13       | PTSA12       | PTSA11       | PTSA10       |
| 85h           | Partial Image 2 Area (End Line)   | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | 0          | PTEA18     | PTEA17   | PTEA16   | PTEA15       | PTEA14       | PTEA13       | PTEA12       | PTEA11       | PTEA10       |
| 90h           | Panel Interface Control 1         | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | DIVI1      | DIVI00     | 0        | 0        | 0            | 0            | RTNI3        | RTNI2        | RTNI1        | RTNI0        |
| 92h           | Panel Interface Control 2         | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | NOWI2      | NOWI1      | NOWI0      | 0        | 0        | 0            | 0            | 0            | 0            | 0            | 0            |
| 95h           | Panel Interface Control 4         | W   | 1  |   | 0            | 0            | 0          | 0          | 0              | 0          | DIVE1      | DIVE0      | 0        | 0        | RTNE5        | RTNE4        | RTNE3        | RTNE2        | RTNE1        | RTNE0        |
| A1h           | OTP VCM Programming Control       | W   | 1  |   | 0            | 0            | 0          | 0          | OTP_<br>PGM_EN | 0          | 0          | 0          | 0        | 0        | VCM_<br>OTP5 | VCM_<br>OTP4 | VCM_<br>OTP3 | VCM_<br>OTP2 | VCM_<br>OTP1 | VCM_<br>OTP0 |
| A2h           | OTP VCM Status and Enable         | W   | 1  |   | PGM_<br>CNT1 | PGM_<br>CNT0 | VCM_<br>D5 | VCM_<br>D4 | VCM_<br>D3     | VCM_<br>D2 | VCM_<br>D1 | VCM_<br>D0 | 0        | 0        | 0            | 0            | 0            | 0            | 0            | VCM_<br>EN   |
| A5h           | OTP Programming ID Key            | W   | 1  |   | KEY<br>15    | KEY<br>14    | KEY<br>13  | KEY<br>12  | KEY<br>11      | KEY<br>10  | KEY<br>9   | KEY<br>8   | KEY<br>7 | KEY<br>6 | KEY<br>5     | KEY<br>4     | KEY<br>3     | KEY<br>2     | KEY<br>1     | KEY<br>0     |

## 2. 灵活的静态存储控制器(FSMC)

奋斗板采用FSMC接口控制显示模块。只有STM32高密度些列芯片上才具有FSMC接口,高密度产品是指闪存容量介于256K字节至512K字节的STM32F101xx和STM32F103xx微控制器。

#### 2.1 FSMC功能描述

FSMC模块能够与同步或异步的存储器和16位的PC存储器卡接口,它的主要作用是:

- 将AHB传输信号转换到适当的外部设备协议
- 满足访问外部设备的时序要求,所有的外部存储器共享控制器输出的地址、数据和控制信号,每个外部设备可以通过一个唯一的片选信号加以区分。FSMC在任一时刻只访问一个外部设备。

FSMC具有下列主要功能:

● 具有静态存储器接口的器件包括:

静态随机存储器(SRAM) 只读存储器(ROM) NOR闪存

PSRAM(4个存储器块)

- 两个NAND闪存块,支持硬件ECC并可检测多达8K字节数据
- 16位的PC卡
- 支持对同步器件的成组(Burst)访问模式,如NOR闪存和PSRAM
- 8或16位数据总线
- 每一个存储器块都有独立的片选控制
- 每一个存储器块都可以独立配置
- 时序可编程以支持各种不同的器件:

等待周期可编程(多达15个周期)

总线恢复周期可编程(多达15个周期)

输出使能和写使能延迟可编程(多达15周期)

独立的读写时序和协议, 可支持宽范围的存储器和时序

- PSRAM和SRAM器件使用的写使能和字节选择输出
- 将32位的AHB访问请求,转换到连续的16位或8位的,对外部16位或8位器件的访问
- 具有16个字,每个字32位宽的写入FIF0,允许在写入较慢存储器时释放AHB进行其它操作。在开始一次新的FSMC操作前,FIF0要先被清空。通常在系统复位或上电时,应该设置好所有定义外部存储器类型和特性的FSMC寄存器,并保持它们的内容不变;当然,也可以在任何时候改变这些设置。

#### 2.2 框图

FSMC包含四个主要模块:

- AHB接口(包含FSMC配置寄存器)
- NOR闪存和PSRAM控制器
- NAND闪存和PC卡控制器
- 外部设备接口

FSMC框图如下:





## 2.3 外部设备地址映像

从FSMC的角度看,可以把外部存储器划分为固定大小为256M字节的四个存储块。

- 存储块1用于访问最多4个NOR闪存或PSRAM存储设备。这个存储区被划分为4个NOR/PSRAM区并有4个专用的片选。
- 存储块2和3用于访问NAND闪存设备,每个存储块连接一个NAND闪存。
- 存储块4用于访问PC卡设备,每一个存储块上的存储器类型是由用户在配置寄存器中定义的。



## 3. 应用实例

#### 3.1. 设计要求

在2.4寸TFT屏上显示一副16位色图片,并在图片上透明叠加两个不同显示方向的字符串,该实验学习了2.4寸TFT 16位色显示程序的编制。

## 3.2 硬件电路连接

将2.4寸TFT显示模块插到奋斗板上。

## 3.3 软件程序设计

根据任务要求,程序内容主要包括:

- 1. 设置系统时钟为72Mhz
- 2. FSMC接口初始化
- 3. IL19325驱动器初始化。
- 4. 执行显示程序。

#### 整个工程包含4类源文件:



ASM--startup\_stm32f10x\_hd.s 由于奋斗板采用的是STM32F103大存储器芯片,因此采用STM32标准库自带的大存储器芯片启动代码,这个文件已经配置好了初始状态,以及中断向量表。可以直接在工程里使用,如果你在以后的应用中采用了中存储器或者小存储器STM32芯片,可以将启动代码换为startup\_stm32f10x\_nd.s 或者startup\_stm32f10x\_ld.s。

FWLIB--stm32f10x\_gpio.c ST公司的标准库,包含了关于对通用IO口设置的函数。stm32f10x\_rcc.c ST 公司的标准库,包含了关于对系统时钟及外设设置的函数。

stm32f10x\_FSMC.c ST公司的标准库,包含了关于对FSMC接口设置的函数。

CMSYS—是关于CORETEX-M3平台的系统函数及定义

main.c 例程的主函数。

//设置系统时钟,通过9倍频,将系统时钟设置为72MHz void RCC\_Configuration(void) { SystemInit(); }

FSMC\_LCD\_Init()是对FSMC接口进行配置。以符合16位 I8080接口时序。用于显示控制。

开始部分用于对所用到的端口的设置,开启端口复用功能,复用为FSMC接口。

后一部分,是对FSMC接口类型进行了配置,

```
//FSMC接口特性配置
p.FSMC_AddressSetupTime = 0x02;
p.FSMC AddressBoldTime = 0x00;
p.FSMC_DausTurnAroundDuration = 0x00;
p.FSMC_DausTurnAroundDuration = 0x00;
p.FSMC_CLKDivision = 0x00;
p.FSMC_Daudatency = 0x00;
p.FSMC_AccessMode = FSMC_AccessMode_B;
    FSMC_NORSRAMInitStructure.FSMC_Bank = FSMC_Banki_NORSRAMI;
FSMC_NORSRAMInitStructure.FSMC_DataAddressMux = FSMC_DataAddressMux_Disable;
FSMC_NORSRAMInitStructure.FSMC_MemoryType = FSMC_MemoryType_NOR;
FSMC_NORSRAMInitStructure.FSMC_MemoryDataWidth = FSMC_MemoryDataWidth_16b;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_MemoryDataWidth_16b;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_WaitSignalPolarity_Low;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_WaitSignalPolarity_Low;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_WaitSignalPolarity_Low;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_WaitSignalDolarity_Low;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_WaitSignalDolarity_BeforeWaitState;
FSMC_NORSRAMInitStructure.FSMC_WaitSignalDolarity_Bisable;
FSMC_NORSRAMInitStructure.FSMC_ExtendedMode = FSMC_WriteBurst_Disable;
FSMC_NORSRAMInitStructure.FSMC_DurstAccessMode = FSMC_WriteBurst_Disable;
FSMC_NORSRAMInitStructure.FSMC_WriteBurst_Disable;
FSMC_NORSRAMInitStructure.FSMC_WriteBurst_Disable;
FSMC_NORSRAMInitStructure.FSMC_WriteBurst_Disable;
FSMC_NORSRAMInitStructure.FSMC_WriteTimingStruct = &p;
FSMC_NORSRAMInitStructure.FSMC_WriteTimingStruct = &p;
FSMC_NORSRAMInitStructure.FSMC_WriteTimingStruct = &p;
      FSMC NORSRAMInit(&FSMC NORSRAMInitStructure);
     /* Enable FSMC Bank1_SRAM Bank */
FSMC_NORSRAMCmd(FSMC_Bank1_NORSRAM1, ENABLE);
LCD_Init是2.4寸显示模块初始化代码。详细定义可以参考ILI9325手册,比对所引用的各寄存器设置。
//初始化函数
void LCD_Init(void)
                                                                                                       //硬件复位
             lcd rst();
            LCD_WR_CMD(0x00E3, 0x3008); // Set internal timing LCD_WR_CMD(0x00E7, 0x0012); // Set internal timing LCD_WR_CMD(0x00EF, 0x1231); // Set internal timing LCD_WR_CMD(0x0000, 0x0001); // Start Oscillation LCD_WR_CMD(0x0001, 0x100); // set SS and SM bit LCD_WR_CMD(0x0002, 0x0700); // set 1 line inversion
           LCD_WR_CMD (0x0003, 0x1018); // set GRAM write direction and BGR=0,
LCD_WR_CMD (0x0004, 0x0000); // Resize register
LCD_WR_CMD (0x0008, 0x0202); // set the back porch and front porch
LCD_WR_CMD (0x0009, 0x0000); // set non-display area refresh cycle
LCD_WR_CMD (0x0000, 0x0000); // FHARK function
LCD_WR_CMD (0x0000, 0x0000); // RGB interface setting
LCD_WR_CMD (0x0000), 0x0000); // Frame marker Position
LCD_WR_CMD (0x0000F, 0x0000); // RGB interface polarity
over_Om_sequence
         LCD_WR_CMD(0x0085, 0x0000);
            Panel Control
LCD WR CMD (0x0090, 0x0010);
LCD WR CMD (0x0092, 0x0000);
LCD WR CMD (0x0093, 0x0003);
LCD WR CMD (0x0093, 0x0101);
LCD WR CMD (0x0097, 0x0000);
LCD WR CMD (0x0097, 0x0000);
             LCD WR CMD (0x0098, 0x0000):
             LCD_WR_CMD(0x0007, 0x0133); V/ 262K color and display ON
             //ini();
             LCD_WR_CMD(32, 0);
             LCD_WR_REG(34);
                                                                                                                                                //准备写数据显示区
//用黑色清屏
             for(color1=0;color1<76800;color1++)
                   LCD_WR_Data(Oxffff);
```

根据硬件连接,FSMC接口定义在bank1上, 因此,基地址是0x60000000开始的。 RS信号接在FSMC A16上,对于16位数据总线,一个实际访问地址是要左移一位的,因此LCD的指令地址和数据地址分别定义如下 #define Bank1\_LCD\_D ((uint32\_t)0x60020000) //显示区数据地址 #define Bank1 LCD C ((uint32\_t)0x60000000) //显示区指令地址

ili9325\_DrawPicture()函数,是包含了两种显示方向的图片显示程序。图片采用img21cd软件取模,取模分辨率控制在320X240之内。

```
1
  pic 图片头指针
出口参数: 无
说 期: 图片取模格式为水平扫描,16位颜色模式 取模软件img2LCD
* 调用方法: ili9325_DrawPicture(0,0,0,(u16*)demo);
void ili9325_DrawPicture(u16 StartX,u16 StartY,u8 Dir,u8 *pic)
  u32 i=8, len;
  u16 temp,x,y;
                                                             //从图像数组里取出图像的长度
//从图像数组里取出图像的高度
  x=((uint16_t)(pic[2]<<8)+pic[3])-1;
y=((uint16_t)(pic[4]<<8)+pic[5])-1;</pre>
   if (Dir==0) (
     f(Dir==0) {
    LCD_WR_CMD (0x0003,0x1030);
    LCD_WR_CMD (0x0050, StartX);
    LCD_WR_CMD (0x0051, StartX+x);
    LCD_WR_CMD (0x0052, StartY);
                                                              //图像显示方向为左下起 行递增 列递减
                                                             //图像显示万间为左卜起 行通增
//水平显示区起始地址 0-239
//水平显示区结束地址 0-239
//垂直显示区起始地址 0-319
//垂直显示区结束地址 0-319
     LCD_WR_CMD(0x0053, StartY+y);
                                                              //水平显示区地址
//垂直显示区地址
     LCD_WR_CMD(32, StartX);
     LCD_WR_CMD(33, StartY);
   else if(Dir==1){
                                                             //图像显示方向为左下起 行递增 列递减
//木平显示区起始地址 0-239
//木平显示区结束地址 0-239
//垂直显示区起始地址 0-319
//垂直显示区结束地址 0-319
     LCD_WR_CMD(0x0003,0x1018);
     LCD_WR_CMD(0x0050, StartY);
LCD_WR_CMD(0x0051, StartX+y);
     LCD_WR_CMD(0x0052, 319-(x+StartX));
LCD_WR_CMD(0x0053, 319-StartX);
     LCD_WR_CMD(32, StartY);
LCD_WR_CMD(33, 319-StartX);
   LCD_WR_REG(34);
                                                              77写数据到显示区
  len=2*((uint16_t) (pic[2]<<8)+pic[3])*((uint16_t) (pic[4]<<8)+pic[5]); //计算出图像所while (i<(len+8)) ( //从图像数组的第9位开始递增 //从图像数组的第9位开始递增 //16位总线。需要一次发送2个字节的数据 LCD_WR_Data(temp); //将取出的16位像聚数据送入显示区 //将取出的16位像聚数据送入显示区 // 取模位置加2,以为获取下一个像聚数据
                                                                                                        //计算出图像所占的字节数
  while(i<(len+8)) (
  temp=(uint16_t) ( pic[i]<<8)+pic[i+1];
  LCD_WR_Data(temp);</pre>
```

lcd\_wr\_zf()函数,是包含了两种显示方向字符串显示程序,字符采用ZIMO3软件单色取模,字符串取模像素范围320X240之内。

```
长(为8的倍数) 0-320
            X
Y
                                     0-240
                       莵
颜色0-65535
图像显示方向
字符串指针
            Color
            Dir
            chr
 出口參数: 无
说 明: 字符取模格式为单色字模, 横向取模, 字节正序 取模软件: ZIMO3
//++++++++++++++++++++++LCD写字符子程序
void lcd wr zf(u16 StartX, u16 StartY, u16 X, u16 Y, u16 Color, u8 Dir, u8 *chr)
( unsigned int temp=0,num,R_dis_mem=0,Size=0,x=0,y=0,i=0;
    if(Dir==2) LCD_WR_CMD(0x0003,0x1010); //图像显示方向为右下起 行递减 列递增 AM=0 I/D[1:0]=00 <--else if(Dir==3) LCD_WR_CMD(0x0003,0x1028); //图像显示方向为右上起 行递减 列递增 AM=1 I/D[1:0]=10 V
       if (Dir==0) {
        while (i<Size) {
            LCD WR Data(Color);
                else{
                    LCD_WR_CMD(32, StartX+x); // 水平显示区地址
LCD_WR_CMD(33, StartY+y); // 垂直显示区地址
LCD_WR_REG(34); // 准备读数据显示区
                    Redismem=ili9325_BGR2RGB(LCD_RD_data()): //读取背景色,为唇加产生透明效果作准备
LCD_WR_Data(R_dis_mem): //对字节的各位进行判断,为0的用当前背景像素16位颜色值标示。
                    LCD_WR_Data(R_dis_mem);
                                                     //字节各位的移出
                temn=temn<<1:
                if(x>=X)(x=0; y++;)
                                                   //计算像素递增为当前的x和y,为当前像素读背景颜色做准备
                1++;
            }
        3
    else if(Dir==1){
                                                //图像显示方向为左下起 行递增 列递减 AM=1 I/D[1:0]=01 A
//水平显示区起始地址 0-239
//水平显示区结束地址 0-239
//垂直显示区结束地址 0-319
//垂直显示区结束地址 0-319
//水平显示区地址
//连直显示区地址
//准备写数据显示区
        LCD_WR_CMD(0x0003,0x1018);
LCD_WR_CMD(0x0050, StartY);
        LCD_WR_CMD(0x0050, StartX+Y-1);
LCD_WR_CMD(0x0051, StartX+Y-1);
LCD_WR_CMD(0x0052, 319-(StartX+X-1));
LCD_WR_CMD(0x0053, 319-StartX);
        LCD_WR_CMD(32, StartY);
LCD_WR_CMD(33, 319-StartX);
LCD_WR_REG(34);
                                                 //字符串或字符占用的像素尺寸
        Size=X*Y;
        while(i<Size){
                                                 //一个字节代表8个像素,因此加1代表索引到下8个像素
            temp=*chr++;
                                                 // 丁子 I/(表の) 勝系,因此加工(表系 )到 Fo ) 縣系
//数组的每个字节代表下8个像素
//对字节的各位进行判断,为1的用带入参数的16位颜色值标示,写入到像素位置。
            for (num=0; num<8; num++) {
    if ((temp &0x80) > 0) {
                    LCD_WR_Data(Color);
                    LCD_WR_CMD(32, StartY+y); //水平显示区地址
LCD_WR_CMD(33, 319-(StartX+x)); //垂直显示区地址
LCD_WR_REG(34); //准备该数据显示区
                    LCD WR CMD(32, StartY+v);
                    R dis mem·ili9325_BGR2RGB(LCD_RD_data());
LCD_WR_Data(R_dis_mem); //对字节的各位进行判断,为o的用当前背景像素16位颜色值标示。
                                                     //字节各位的移出
                temp=temp<<1;
                if(x>=X)(x=0; y++;)
                                                   //计算像紊递增为当前的x和y,为当前像紊读背景颜色做准备
      - }
```

LCD test ()函数演示了图片显示及字符串显示。

```
//演示程序
void LCD_test(void)
    unsigned char *p;
                                            //在某一指定位置显示图片, 图片的尺寸要在240X320范围内。
    ili9325_DrawPicture(0,0,0,a1);
   Delay(Oxafffff);
ili9325_DrawPicture(0,0,1,a2);
                                            //在某一指定位置显示图片, 图片的尺寸要在320X240范围内。
   Delay(Oxafffff):
                                                    //显示字符串
   lcd_wr_zf(0,0,280,32,color1,1,&zf3[0]);
   //显示5位的数字, 数值接CoLoR1值周期变化
p=num_pub((color1/10000));
lcd_wr_zf(50,30,24,32,color1,0,p);
    p=num_pub((color1%10000)/1000);
    lcd_wr_zf(74,30,24,32,color1,0,p);
   p=num_pub(((color1*10000)*1000)/100);
    lcd_wr_zf(98,30,24,32,color1,0,p);
   p=num_pub((((color1%10000)%1000)%100)/10);
    lcd_wr_zf(122,30,24,32,color1,0,p);
    p=num_pub((color1%10));
   lcd_wr_zf(146,30,24,32,color1,0,p);
    //颜色渐变
    color1++:
    if(color1>=65536) color1=0;
   Delay(Oxafffff);
```

Pic. c里包含了图像取模数据。可以更换为自己的取模数据。

#### 4 运行过程

按 编译工程, 完成后会提示如下。

```
Build target 'STM32-FD-TFT'
linking...
Program Size: Code=2844 RO-data=308992 RW-data=4 ZI-data=516
FromELF: creating hex file...
".\Obj\STM32_FD_USART.axf" - O Error(s), O Warning(s).
```

- 1. 通过JLINK V8或者串口将代码写入板子,具体的烧写步骤,参考奋斗板文档目录下的《奋斗版STM32开发板JTAG下载步骤》或者《奋斗版STM32开发板串口下载步骤》。
- 2. 在2. 4寸TFT显示模块会周期性显示图片和字符串。字符串是透明叠加在图片上的。 Img21cd取模演示。



ZIMO3软件设置界面,需要注意的是,取模的边长要是8的整数倍数。

